”fpga开发 源码软件 1024点FFT变换 verilog vivado2019.2“ 的搜索结果

     fpga的希尔伯特变换实现零.实现背景一.希尔伯特实现的基本原理2.实现1)matlab仿真1)fpga滤波器实现实现成本:fpga实现采用VIvado的FIR的IP核, 零.实现背景 因为今明工作项目需要使用到希尔伯特变换来处理问题,...

     QQ:365543212 Digital Canal Multiple Load Footing v4.5 1CD(定义出梯形的、带状的或矩形的脚柱的多种负重) ...Digital Canal Spread Footing v2.3 1CD(圆柱体设计软件,可以同时处理10个圆柱体还可以...

     前言 主要是留个纪念。 ...图片: 视频:https://www.bilibili.com/video/BV1jv411A7K1 大学三年个人收藏夹 ...详细目录前言HDU统一身份认证系统考研......学校杭电基础尚唯特种知识服务本科课程生产实习微波天线.......

      864 3 基于FPGA的64点fft变换verilog开发 567 4 GEO芯片数据基本分析 378 5 Windows下NCNN环境配置(VS2019) 373 6 利用深度学习生成数据的时间序列预测(Matlab代码实现) 361 7 【HAL库】STM32CubeMX开发----STM...

     今天拿到了通用软件无线电外设USRP N210,便开始着手在自己实验室电脑Ubuntu 18.04上安装软件无线电软件GNU Radio,以开发无线设备。 GNU Radio是什么? GNU Radio 是一个通过最小程度地结合硬件(主要是 USRP),用...

     Paper 卷积神经网络中的Winograd快速卷积算法 流行的推理框架(加速器),如NCNN、NNPACK等,可以看到,对于卷积层,大家不约而同地采用了Winograd快速卷积算法,该算法出自CVPR 2016的一篇 paper:Fast ...

2   
1